태그 보관물: fpga

fpga

잘못된 경로 타이밍 제약 조건은 무엇입니까? 대한 잘못된 경로 제약 조건은 정확히

FPGA 세계에서 HDL 컴파일러에 대한 잘못된 경로 제약 조건은 정확히 무엇입니까? 왜 유용한가요?



답변

거짓 경로는 최종 디자인에서 실제로 실행되지 않는 타이밍 경로입니다. 4 비트 카운터를 설계하고 12에서 13으로 증가 할 때 매우 느린 지연 경로가 있다고 가정합니다. 카운트가 9가 될 때마다 카운터가 항상 재설정되면 느린 경로가 표시되지 않습니다. 실제 디자인. 잘못된 경로를 더 빨리 실행하기 위해 컴파일러에서 시간을 보내거나 로직을 추가하지 않도록 느린 경로를 잘못된 경로로 레이블 지정합니다.


답변

잘못된 경로는 디자인에 존재하지만 작업에 영향을 미치지 않는 경로이므로 타이밍 분석에 포함 할 필요가 없습니다.
여러 가지 이유가있을 수 있지만 타이밍 분석 도구는 일반적으로 어떤 경로가 사용되는지 여부를 알지 못하기 때문에 (알 수있는 도구가 있지만) 알려야합니다. 다중 경로 경로와 유사하며 특정 경로에서 둘 이상의주기를 사용하여 완료 할 수 있음을 알 수 있습니다.

잘못된 경로의 예는 전원을 켤 때 한 번만 쓸 수 있지만 같은 상태를 유지하는 레지스터입니다.


답변

간단히, 잘못된 경로는 타이밍 분석 중 타이밍을 충족하는지 확인하기 위해 제외 할 논리 경로입니다. 경로를 제외해야하는 두 가지 이유가 있습니다. 먼저 잘못된 경로는 툴이 해당 신호의 타이밍을 충족시키기 어렵게하여 합법적 인 신호 경로에 영향을 미쳐 추가 타이밍 오류를 유발할 수 있고 타이밍 검사로 인해 오류를보고 할 수 있기 때문입니다 적법한 타이밍 오류에서 디자이너를 산만하게 할 수 있습니다.

거짓 경로는 관련없는 비동기 클록 또는 동일한 주파수이지만 동일한 위상 관계를 갖는 클록 또는 정상적인 회로 작동 중에 절대 활성화되지 않는 경로 사이의 논리 경로로 인해 발생합니다. 도구가 경로를 무시하도록 지시한다고해서 타이밍이 확인되지 않은 것만 타이밍이 작동하지는 않습니다. 무시 된 신호 경로에 올바른 동기화 로직이 사용되는지 수동으로 확인하는 것은 설계자에게 달려 있습니다.


답변